當前位置:首頁 » 課程大全 » 數電課程設計自動打鈴

數電課程設計自動打鈴

發布時間: 2021-02-12 21:12:18

A. 自動打鈴器課程設計

我的課程設計也是這個呀,我也沒找到呢,郁悶呀
看到了你給我的留言,非常感謝。不過很遺憾沒有大圖,我現在還在尋找中

B. 自動打鈴器

設計的總體思路是:首先利用一個分頻模塊,即732進制計數器得到1HZ的時鍾脈沖,然後接入到一個含60*60*24三個計數器的記時模塊中,再將時分秒信息傳入解碼器中,顯示當前時間,同時將時分秒信息連接到時間比較模塊,於已設定好的6個響鈴時間比較,相等時輸出高電平,最後將此比較的輸出接入延時電路,使高電平持續5s,從而控制蜂鳴器響鈴5s,從而實現了設計要求的各項功能。根據課程設計要求將設計分為6個模塊:1、分頻模塊,用於得到頻率為1HZ的時鍾脈沖;
2、計時模塊,進行時間的計時,同時將當前時間輸出給選時模塊;
3、顯示模塊,進行時間的顯示。
4、比較模塊,比較從計時器得到的當前時間和規定的響鈴時間是否相等;相等時,輸出高電平,設置的六個響鈴時間分別定為:1、00:02:002、00:03:003、00:04:004、00:05:005、00:06:006、00:07:00
5、延時模塊,延時比較所得信號中得高電平為5秒鍾
。6、防抖動模塊,消除競爭冒險引起的在0秒時的瞬時高電平。

模塊功能介紹:

1分頻模塊本模塊使用三個74LS160,採用整體置數的方式接成732進制計數器,從實驗板上接732HZ時鍾信號輸入,經過分頻得到1HZ時鍾信號輸出給計時模塊,完成從高頻率時鍾信號向低頻率時鍾信號的轉變。

2計時模塊本模塊由兩個60進制計數器和一個24進制計數器構成,從而實現秒分時之間的轉換。60進制計數器及24進制計數器均採用兩個74LS160,採用整體置數方式接成。從60進制計數器和24進制計數器這三個輸出端分別引出八個埠(秒、分、時的個位及十位分別由四個二進制代碼表示),將當前時間編碼傳送給顯示模塊,實現時間的顯示。

3顯示模塊本模塊由四個八選一數據選擇器74LS151和地址選擇器74LS161構成。地址選擇器74LS161接入一個732 HZ的時鍾信號,使能端和清零端接高電平,使其循環工作,產生一組循環地址碼A、B、C,接到數碼管的地址端,使其循環顯示數字。同時,地址選擇器74LS161產生的一組循環地址碼接入到四個八選一數據選擇器74LS151上,使其對地址相同的一組數據進行選擇,產生四個二進制數A0,A1,A2,A3,即為數碼管所要顯示的數字的編碼。第一個74LS151上的輸入端為秒、分、時個位和十位的四位二進製表示的最低位,通過ABC三端選擇某一個輸出;,第二個74LS151上的輸入端為各時間位的二進製表示的次低位,選擇與第一個74151相同的時間為的次低位輸出;同理,通過這四個八位二進制數比較器74LS151選出同一組數(如:秒的個位:S0A,S0B,S0C,S0D)做為輸出A0,A1,A2,A3,接到顯示模塊輸入端。然後,採用BCD—七段顯示解碼器7448對實驗板上數碼管進行驅動。將選擇出的時間位A0,A1,A2,A3接至輸入端A,B,C,D,使輸出端產生七位解碼連接到實驗箱公共數據輸入端ABCDEDG,從而進行數據的顯示

4比較模塊本模塊由一個74LS160構成的一個六進制地址選擇器以及六個由compare子模塊組成。74LS160構成的六進制地址選擇器連接一個732HZ的時鍾信號作為輸入時鍾信號,從而循環產生六個地址碼輸出給compare子模塊,各子模塊分別實現秒分時六位中某一位的比較,當六個比較均位相等時,輸出高電平,控制響鈴。一個compare子模塊由四個八選一數據選擇器74LS151和一個7485四位數字比較器組成。四個八選一數據選擇器74LS151工作原理同顯示模塊,不同的是四個74LS151六個介面的輸入值已固定,即為六組已定的響鈴時間秒分時六位中其中一位4位二進制數中的一位。選時模塊產生的地址A,B,C接到四個74LS151的地址端,使其選擇六組中的同一組數據B0,B1,B2,B3。同時通過輸出端將選擇後的數據B0,B1,B2,B3輸出到一個7485四位數字比較器上,7485其他四個埠輸入由選時模塊選擇的數據A0,A1,A2,A3,將這四組數據進行比較,如相同,則7485輸出高電平。這六個compare子模塊通過一個與門連接,只有當定時模塊中六個compare子模塊輸出均為高電平時,即當前時間與已定響鈴時間相同時才能輸出高電平給延時模塊,從而控制蜂鳴器的響鈴。

5延時模塊本模塊通過一個74LS161構成的十進制計數器和一個JK觸發器實現。74LS161的輸入端通過一個366進制的計數器,接入一個732HZ的時鍾信號,從而得到2HZ的時鍾信號。當input中有上升沿時,JK觸發器的J、K端分別置1和0,此時其輸出端為高電平,計數器工作,當計數器產生進位時,表示已延時5秒,進位端加非門變為0,由於計數器進位端接非門接回到JK觸發器和計數器的清零端,Q端恢復為0,計數器也置零,計數器進位端恢復位0,JK觸發器和計數器的清零端無效,等待下一個上升沿的到來。計數時間為:0.5s*10=5s,達到延時目的。

6防抖動模塊由於選擇比較的時間時,三個地址端產生的競爭冒險導致在0秒時有一個小脈沖,使得蜂鳴器多響一次。為防止此現象的產生,加入以下防抖動電路。在0秒時Q端置零,通過與門消除抖動脈沖的干擾。

C. 急求:數字電子鍾設計報告

我們剛剛做完的課程設計..給你啦~~

數字鍾設計報告

設計者: 20062073
20062046

目錄
1 設計目的 3
2 設計要求指標 3
2.1 基本功能 3
2.2 擴展功能 4
3.方案論證與比較 4
4 總體框圖設計 4
5 電路原理分析 4
5.1數字鍾的構成 4
5.1.1 分頻器電路 5
5.1.2 時間計數器電路 5
5.1.3分頻器電路 6
5.1.4振盪器電路 6
5.1.5數字時鍾的計數顯示電路 6
5.2 校時電路 7
5.3 整點報時電路 8
6系統模擬與調試 8
7.結論 8
參考文獻 9
實驗作品附圖 10

數字鍾

摘要:
數字鍾是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鍾相比具有更高的准確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。
數字鍾從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。目前,數字鍾的功能越來越強,並且有多種專門的大規模集成電路可供選擇。
從有利於學習的角度考慮,這里主要介紹以中小規模集成電路設計數字鍾的方法。
經過了數字電路設計這門課程的系統學習,特別經過了關於組合邏輯電路與時序邏輯電路部分的學習,我們已經具備了設計小規模集成電路的能力,藉由本次設計的機會,充分將所學的知識運用到實際中去。
本次課程設計要求設計一個數字鍾,基本要求為數字鍾的時間周期為24小時,數字鍾顯示時、分、秒,數字鍾的時間基準一秒對應現實生活中的時鍾的一秒。供擴展的方面涉及到定時自動報警、按時自動打鈴、定時廣播、定時啟閉路燈等。因此,研究數字鍾及擴大其應用,有著非常現實的意義。
1 設計目的
1.掌握數字鍾的設計、組裝與調試方法。
2.熟悉集成元器件的選擇和集成電路晶元的邏輯功能及使用方法。
3.掌握麵包板結構及其接線方法
4.熟悉模擬軟體的使用。
2 設計要求及指標
2.1基本功能
1)時鍾顯示功能,能夠正確顯示「時」、「分」、「秒」。
2)具有快速校準時、分、秒的功能。
3)用555定時器與RC組成的多諧振盪器產生一個標准頻率(1Hz)的方波脈沖信號。
2.2擴展功能
1)用晶體振盪器產生一個標准頻率(1Hz)的脈沖信號。
2)具有整點報時的功能。
3)具有鬧鍾的功能。
4)……

3、方案論證與比較
本設計方案使用555多諧振盪器來產生1HZ的信號。通過改變相應的電阻電容值可使頻率微調,不必使用分頻器來對高頻信號進行分頻使電路繁復。雖然此振盪器沒有石英晶體穩定度和精確性高,由於設計方便,操作簡單,成為了設計時的首選,但是由於與實驗中使用的555晶元產生的脈沖相比較,利用晶振產生的脈沖信號更加的穩定,同過電壓表的測量能很好的觀察到這一點,同時在顯示上能夠更加接進預定的值,受外界環境的干擾較少,一定程度上優於使用555晶元產生信號方式。我們組依然同時設計了555和晶振兩個信號產生電路。(本實驗報告中著重按照原方案設計的555電路進行說明)
4、 系統設計框圖
數字式計時器一般由振盪器、分頻器、計數器、解碼器、顯示器等幾部分組成。在本設計中555振盪器及其相應外部電路組成標准秒信號發生器,由不同進制的計數器、解碼器和顯示器組成計時系統。秒信號送入計數器進行計數,把累計的結果以『時』、『分』、『秒』的數字顯示出來。『時』顯示由二十四進制計數器、解碼器、顯示器構成,『分』、『秒』顯示分別由六十進制計數器、解碼器、顯示器構成。其原理框圖如圖1.1所示。

5、電路原理分析

5.1數字鍾的構成
數字鍾實際上是一個對標准頻率(1HZ)進行計數的計數電路.由於計數的起始時間不可能與標准時間一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到准確穩定.在此使用555振盪器組成1Hz的信號。

數字鍾原理框圖(1.1)

5.1.1振盪器電路
555定時器組成的振盪器電路給數字鍾提供一個頻率為1Hz的方波信號。其中OUT為輸出。

5.1.2時間計數器電路
時間計數電路由秒個位和秒十位計數器,分個位和分十位計數器及時個位和時十位計數器電路構成,其中秒個位和秒十位計數器、分個位和分十位計數器為60進制計數器,而根據設計要求,時個位和時十位計數器為24進制計數器.

5.1.3分頻器電路
通常,數字鍾的晶體振盪器輸出頻率較高,為了得到1Hz的秒信號輸入,需要對振盪器的輸出信號進行分頻。
通常實現分頻器的電路是計數器電路,一般採用多級2進制計數器來實現。例如,將32768Hz的振盪信號分頻為1HZ的分頻倍數為32768( ),即實現該分頻功能的計數器相當於15級2進制計數器。

5.1.4振盪器電路
利用555定時器組成的多諧振盪器接通電源後,電容C1被充電,當電壓上升到一定數值時裡面集成的三極體導通,然後通過電阻和三極體放電,不斷的充放電從而產生一定周期的脈沖,通過改變電路上器件的值可以微調脈沖周期。

5.1.5數字時鍾的計數顯示控制
在設計中,我們使用的是74**160十進制計數器,來實現計數的功能,實驗中主要用到了160的置數清零功能(特點:消耗一個時鍾脈沖),清零功能(特點:不耗時鍾脈沖),在上級160控制下級160時候通過組合電路(主要利用與非門)實現,在連接電路的時候要注意並且強調使能端的連接,其將影響到整一個電路的是否工作。

電路的控制原理如下:
秒鍾由個位向十位進位:0000—0001—0010—0011—0100—0101—0110—0111—1000—1001實現個位的計數,採用的是置數的方式(利用RCO埠),當電路計數到1001的時候採用一個二輸入與非門接上級輸入的高位和低位輸出作為下級的信號,實現了秒區的個位和十位的顯示與控制。設計中注意到接的是一個與非門而不是與門,目標在產生一個時鍾脈沖。實現正確的顯示。
由秒區向分區的顯示控制:
基本原理同上,在秒區十位向時區個位顯示的時:0000—0001—0010—0011—0100—0101產生了六個脈沖的時候向下級輸出一個時鍾脈沖,利用的還是與非門,目標仍是實現正確的計時顯示。
分區的顯示及整體電路反饋清零:
當數值顯示達到:23:59的時候要實現清零的工作,採用CLR清零的方式反饋清零。具體設計接出控制端的9,5,3,2用十六進製表示後高電平對應引腳接與非,將非門輸出信號的值反饋給各個160晶元的清零端(CLR)既可以實現清零了。

5.2 校時功能的實現
當重新接通電源或走時出現誤差時都需要對時間進行校正.通常,校正時間的方法是:首先截斷正常的計數通路,然後再進行人工出觸發計數或將頻率較高的方波信號加到需要校正的計數單元的輸入端,校正好後,再轉入正常計時狀態即可.
根據要求,數字鍾應具有分校正功能,因此,應截斷分個位的直接計數通路,並採用正常計時信號與校正信號可以隨時切換的電路接入其中.
在實驗實現過程中使用的是通過開關(普通開關)來實現高低電平的切換,手動賦予需要的高低電平來實現脈沖的供給,將脈沖提供到所需要的輸入(CLK)埠,實現校時,模擬過程中能夠正常校時並且在校時的時候達到了預定的效果;而在我們進入實際電路連接的時候,利用開關(手控導線點觸實現)來實現校時再不像模擬那樣的精確了,原因分析是由於使用的是普通的開關同時利用的是手動的對CLK埠賦予脈沖信號,在實現手動生成脈沖信號的過程中產生了擾動,即相當於產生了多個的脈沖信號對需要的數碼管進行校時,如此,並沒有達到模擬的精確效果,但是在實驗中通過改進電路的校時方式,不是用手觸開關產生脈沖信號(如若需用手觸則需要使用一個鎖存器實現去抖動,才能夠在脈沖生成時候不產生干擾的脈沖,實現正常的校時),而是使用信號發生器實現信號的提供,對需要校時的數碼管在相對應的CLK埠提供脈沖信號實現校時,利用此方式實現校時則比手觸開關方式效果要好。

5.3 報時的實現
報時功能的實現原理較為簡單,即對所需要報時的輸出量進行控制,並對控制產生的信號作為LED顯示的信號源,電路連接中要注意到的是在實現LED顯示的時候最好連接上一個保護電阻對LED燈器到保護的作用。例如我們的校時時間是 23:59,0010—0011—0101—1001;利用相應的門電路實現滿足埠輸出是上述條件的時候進行報時即可。

6、系統模擬與調試

7、結論
學貴以致用,通過幾天的數字鍾設計過程,將從書本上學到的知識應用於實踐,學會了初步的電子電路模擬設計,雖然過程中遇到了一些困難,但是在解決這些問題的過程無疑也是對自己自身專業素質的一種提高。當最終調試成功的時候也是對自己的一種肯定。在當前金融危機大的社會背景下,能夠增加自身砝碼的不僅僅是一紙文憑證書,更為重要的是畢業生是否能夠適應社會大潮流的需要,契合企業的要求即又較硬的動手操作及設計能力。此次的設計作業不僅增強了自己在專業設計方面的信心,鼓舞了自己,更是一次興趣的培養,為自己以後的學習方向的明確了重點。
另外在這次實驗中我們遇到了不少的問題針對不同的問題我們採取不同的解決方法,最終一一解決設計中遇到的問題。還有在實驗設計中我們曾遇到多塊晶元以及數碼管損壞的情況造成了數字鍾的顯示沒有達到預期的效果,或是根本不顯示,通過錯誤排除最終確認是元件問題,並向老師咨詢跟換元件最終的到解決。在我們曾經遇到不懂的問題時,利用網上的資源,搜索查找得到需要的信息。

參考文獻:
李慶武 《電子技術基礎實驗 數字電子技術及其EDA》 機械工業出版社 2006年7月P32及P78
康華光 《電子技術基礎 數字部分》(第五版) 高等教育出版社 2007年11月 P421
范愛平.Multisim 2001在電力電子模擬技術中的應用[J].實驗室研究與探索
CSDN軟體網下載文件

D. 數字電路設計實驗報告(5選1即可)

目錄
1 設計目的 3
2 設計要求指標 3
2.1 基本功能 3
2.2 擴展功能 4
3.方案論證與比較 4
4 總體框圖設計 4
5 電路原理分析 4
5.1數字鍾的構成 4
5.1.1 分頻器電路 5
5.1.2 時間計數器電路 5
5.1.3分頻器電路 6
5.1.4振盪器電路 6
5.1.5數字時鍾的計數顯示電路 6
5.2 校時電路 7
5.3 整點報時電路 8
6系統模擬與調試 8
7.結論 8
參考文獻 9
實驗作品附圖 10

數字鍾

摘要:
數字鍾是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鍾相比具有更高的准確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。
數字鍾從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。目前,數字鍾的功能越來越強,並且有多種專門的大規模集成電路可供選擇。
從有利於學習的角度考慮,這里主要介紹以中小規模集成電路設計數字鍾的方法。
經過了數字電路設計這門課程的系統學習,特別經過了關於組合邏輯電路與時序邏輯電路部分的學習,我們已經具備了設計小規模集成電路的能力,藉由本次設計的機會,充分將所學的知識運用到實際中去。
本次課程設計要求設計一個數字鍾,基本要求為數字鍾的時間周期為24小時,數字鍾顯示時、分、秒,數字鍾的時間基準一秒對應現實生活中的時鍾的一秒。供擴展的方面涉及到定時自動報警、按時自動打鈴、定時廣播、定時啟閉路燈等。因此,研究數字鍾及擴大其應用,有著非常現實的意義。
1 設計目的
1.掌握數字鍾的設計、組裝與調試方法。
2.熟悉集成元器件的選擇和集成電路晶元的邏輯功能及使用方法。
3.掌握麵包板結構及其接線方法
4.熟悉模擬軟體的使用。
2 設計要求及指標
2.1基本功能
1)時鍾顯示功能,能夠正確顯示「時」、「分」、「秒」。
2)具有快速校準時、分、秒的功能。
3)用555定時器與RC組成的多諧振盪器產生一個標准頻率(1Hz)的方波脈沖信號。
2.2擴展功能
1)用晶體振盪器產生一個標准頻率(1Hz)的脈沖信號。
2)具有整點報時的功能。
3)具有鬧鍾的功能。
4)……

3、方案論證與比較
本設計方案使用555多諧振盪器來產生1HZ的信號。通過改變相應的電阻電容值可使頻率微調,不必使用分頻器來對高頻信號進行分頻使電路繁復。雖然此振盪器沒有石英晶體穩定度和精確性高,由於設計方便,操作簡單,成為了設計時的首選,但是由於與實驗中使用的555晶元產生的脈沖相比較,利用晶振產生的脈沖信號更加的穩定,同過電壓表的測量能很好的觀察到這一點,同時在顯示上能夠更加接進預定的值,受外界環境的干擾較少,一定程度上優於使用555晶元產生信號方式。我們組依然同時設計了555和晶振兩個信號產生電路。(本實驗報告中著重按照原方案設計的555電路進行說明)
4、 系統設計框圖
數字式計時器一般由振盪器、分頻器、計數器、解碼器、顯示器等幾部分組成。在本設計中555振盪器及其相應外部電路組成標准秒信號發生器,由不同進制的計數器、解碼器和顯示器組成計時系統。秒信號送入計數器進行計數,把累計的結果以『時』、『分』、『秒』的數字顯示出來。『時』顯示由二十四進制計數器、解碼器、顯示器構成,『分』、『秒』顯示分別由六十進制計數器、解碼器、顯示器構成。其原理框圖如圖1.1所示。

5、電路原理分析

5.1數字鍾的構成
數字鍾實際上是一個對標准頻率(1HZ)進行計數的計數電路.由於計數的起始時間不可能與標准時間一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到准確穩定.在此使用555振盪器組成1Hz的信號。

數字鍾原理框圖(1.1)

5.1.1振盪器電路
555定時器組成的振盪器電路給數字鍾提供一個頻率為1Hz的方波信號。其中OUT為輸出。

5.1.2時間計數器電路
時間計數電路由秒個位和秒十位計數器,分個位和分十位計數器及時個位和時十位計數器電路構成,其中秒個位和秒十位計數器、分個位和分十位計數器為60進制計數器,而根據設計要求,時個位和時十位計數器為24進制計數器.

5.1.3分頻器電路
通常,數字鍾的晶體振盪器輸出頻率較高,為了得到1Hz的秒信號輸入,需要對振盪器的輸出信號進行分頻。
通常實現分頻器的電路是計數器電路,一般採用多級2進制計數器來實現。例如,將32768Hz的振盪信號分頻為1HZ的分頻倍數為32768( ),即實現該分頻功能的計數器相當於15級2進制計數器。

5.1.4振盪器電路
利用555定時器組成的多諧振盪器接通電源後,電容C1被充電,當電壓上升到一定數值時裡面集成的三極體導通,然後通過電阻和三極體放電,不斷的充放電從而產生一定周期的脈沖,通過改變電路上器件的值可以微調脈沖周期。

5.1.5數字時鍾的計數顯示控制
在設計中,我們使用的是74**160十進制計數器,來實現計數的功能,實驗中主要用到了160的置數清零功能(特點:消耗一個時鍾脈沖),清零功能(特點:不耗時鍾脈沖),在上級160控制下級160時候通過組合電路(主要利用與非門)實現,在連接電路的時候要注意並且強調使能端的連接,其將影響到整一個電路的是否工作。

電路的控制原理如下:
秒鍾由個位向十位進位:0000—0001—0010—0011—0100—0101—0110—0111—1000—1001實現個位的計數,採用的是置數的方式(利用RCO埠),當電路計數到1001的時候採用一個二輸入與非門接上級輸入的高位和低位輸出作為下級的信號,實現了秒區的個位和十位的顯示與控制。設計中注意到接的是一個與非門而不是與門,目標在產生一個時鍾脈沖。實現正確的顯示。
由秒區向分區的顯示控制:
基本原理同上,在秒區十位向時區個位顯示的時:0000—0001—0010—0011—0100—0101產生了六個脈沖的時候向下級輸出一個時鍾脈沖,利用的還是與非門,目標仍是實現正確的計時顯示。
分區的顯示及整體電路反饋清零:
當數值顯示達到:23:59的時候要實現清零的工作,採用CLR清零的方式反饋清零。具體設計接出控制端的9,5,3,2用十六進製表示後高電平對應引腳接與非,將非門輸出信號的值反饋給各個160晶元的清零端(CLR)既可以實現清零了。

5.2 校時功能的實現
當重新接通電源或走時出現誤差時都需要對時間進行校正.通常,校正時間的方法是:首先截斷正常的計數通路,然後再進行人工出觸發計數或將頻率較高的方波信號加到需要校正的計數單元的輸入端,校正好後,再轉入正常計時狀態即可.
根據要求,數字鍾應具有分校正功能,因此,應截斷分個位的直接計數通路,並採用正常計時信號與校正信號可以隨時切換的電路接入其中.
在實驗實現過程中使用的是通過開關(普通開關)來實現高低電平的切換,手動賦予需要的高低電平來實現脈沖的供給,將脈沖提供到所需要的輸入(CLK)埠,實現校時,模擬過程中能夠正常校時並且在校時的時候達到了預定的效果;而在我們進入實際電路連接的時候,利用開關(手控導線點觸實現)來實現校時再不像模擬那樣的精確了,原因分析是由於使用的是普通的開關同時利用的是手動的對CLK埠賦予脈沖信號,在實現手動生成脈沖信號的過程中產生了擾動,即相當於產生了多個的脈沖信號對需要的數碼管進行校時,如此,並沒有達到模擬的精確效果,但是在實驗中通過改進電路的校時方式,不是用手觸開關產生脈沖信號(如若需用手觸則需要使用一個鎖存器實現去抖動,才能夠在脈沖生成時候不產生干擾的脈沖,實現正常的校時),而是使用信號發生器實現信號的提供,對需要校時的數碼管在相對應的CLK埠提供脈沖信號實現校時,利用此方式實現校時則比手觸開關方式效果要好。

5.3 報時的實現
報時功能的實現原理較為簡單,即對所需要報時的輸出量進行控制,並對控制產生的信號作為LED顯示的信號源,電路連接中要注意到的是在實現LED顯示的時候最好連接上一個保護電阻對LED燈器到保護的作用。例如我們的校時時間是 23:59,0010—0011—0101—1001;利用相應的門電路實現滿足埠輸出是上述條件的時候進行報時即可。

6、系統模擬與調試

7、結論
學貴以致用,通過幾天的數字鍾設計過程,將從書本上學到的知識應用於實踐,學會了初步的電子電路模擬設計,雖然過程中遇到了一些困難,但是在解決這些問題的過程無疑也是對自己自身專業素質的一種提高。當最終調試成功的時候也是對自己的一種肯定。在當前金融危機大的社會背景下,能夠增加自身砝碼的不僅僅是一紙文憑證書,更為重要的是畢業生是否能夠適應社會大潮流的需要,契合企業的要求即又較硬的動手操作及設計能力。此次的設計作業不僅增強了自己在專業設計方面的信心,鼓舞了自己,更是一次興趣的培養,為自己以後的學習方向的明確了重點。
另外在這次實驗中我們遇到了不少的問題針對不同的問題我們採取不同的解決方法,最終一一解決設計中遇到的問題。還有在實驗設計中我們曾遇到多塊晶元以及數碼管損壞的情況造成了數字鍾的顯示沒有達到預期的效果,或是根本不顯示,通過錯誤排除最終確認是元件問題,並向老師咨詢跟換元件最終的到解決。在我們曾經遇到不懂的問題時,利用網上的資源,搜索查找得到需要的信息。

62

E. 電子鍾課程設計:

目錄
1 設計目的 3
2 設計要求指標 3
2.1 基本功能 3
2.2 擴展功能 4
3.方案論證與比較 4
4 總體框圖設計 4
5 電路原理分析 4
5.1數字鍾的構成 4
5.1.1 分頻器電路 5
5.1.2 時間計數器電路 5
5.1.3分頻器電路 6
5.1.4振盪器電路 6
5.1.5數字時鍾的計數顯示電路 6
5.2 校時電路 7
5.3 整點報時電路 8
6系統模擬與調試 8
7.結論 8
參考文獻 9
實驗作品附圖 10

數字鍾

摘要:
數字鍾是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鍾相比具有更高的准確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。
數字鍾從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。目前,數字鍾的功能越來越強,並且有多種專門的大規模集成電路可供選擇。
從有利於學習的角度考慮,這里主要介紹以中小規模集成電路設計數字鍾的方法。
經過了數字電路設計這門課程的系統學習,特別經過了關於組合邏輯電路與時序邏輯電路部分的學習,我們已經具備了設計小規模集成電路的能力,藉由本次設計的機會,充分將所學的知識運用到實際中去。
本次課程設計要求設計一個數字鍾,基本要求為數字鍾的時間周期為24小時,數字鍾顯示時、分、秒,數字鍾的時間基準一秒對應現實生活中的時鍾的一秒。供擴展的方面涉及到定時自動報警、按時自動打鈴、定時廣播、定時啟閉路燈等。因此,研究數字鍾及擴大其應用,有著非常現實的意義。
1 設計目的
1.掌握數字鍾的設計、組裝與調試方法。
2.熟悉集成元器件的選擇和集成電路晶元的邏輯功能及使用方法。
3.掌握麵包板結構及其接線方法
4.熟悉模擬軟體的使用。
2 設計要求及指標
2.1基本功能
1)時鍾顯示功能,能夠正確顯示「時」、「分」、「秒」。
2)具有快速校準時、分、秒的功能。
3)用555定時器與RC組成的多諧振盪器產生一個標准頻率(1Hz)的方波脈沖信號。
2.2擴展功能
1)用晶體振盪器產生一個標准頻率(1Hz)的脈沖信號。
2)具有整點報時的功能。
3)具有鬧鍾的功能。
4)……

3、方案論證與比較
本設計方案使用555多諧振盪器來產生1HZ的信號。通過改變相應的電阻電容值可使頻率微調,不必使用分頻器來對高頻信號進行分頻使電路繁復。雖然此振盪器沒有石英晶體穩定度和精確性高,由於設計方便,操作簡單,成為了設計時的首選,但是由於與實驗中使用的555晶元產生的脈沖相比較,利用晶振產生的脈沖信號更加的穩定,同過電壓表的測量能很好的觀察到這一點,同時在顯示上能夠更加接進預定的值,受外界環境的干擾較少,一定程度上優於使用555晶元產生信號方式。我們組依然同時設計了555和晶振兩個信號產生電路。(本實驗報告中著重按照原方案設計的555電路進行說明)
4、 系統設計框圖
數字式計時器一般由振盪器、分頻器、計數器、解碼器、顯示器等幾部分組成。在本設計中555振盪器及其相應外部電路組成標准秒信號發生器,由不同進制的計數器、解碼器和顯示器組成計時系統。秒信號送入計數器進行計數,把累計的結果以『時』、『分』、『秒』的數字顯示出來。『時』顯示由二十四進制計數器、解碼器、顯示器構成,『分』、『秒』顯示分別由六十進制計數器、解碼器、顯示器構成。其原理框圖如圖1.1所示。

5、電路原理分析

5.1數字鍾的構成
數字鍾實際上是一個對標准頻率(1HZ)進行計數的計數電路.由於計數的起始時間不可能與標准時間一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到准確穩定.在此使用555振盪器組成1Hz的信號。

數字鍾原理框圖(1.1)

5.1.1振盪器電路
555定時器組成的振盪器電路給數字鍾提供一個頻率為1Hz的方波信號。其中OUT為輸出。

5.1.2時間計數器電路
時間計數電路由秒個位和秒十位計數器,分個位和分十位計數器及時個位和時十位計數器電路構成,其中秒個位和秒十位計數器、分個位和分十位計數器為60進制計數器,而根據設計要求,時個位和時十位計數器為24進制計數器.

5.1.3分頻器電路
通常,數字鍾的晶體振盪器輸出頻率較高,為了得到1Hz的秒信號輸入,需要對振盪器的輸出信號進行分頻。
通常實現分頻器的電路是計數器電路,一般採用多級2進制計數器來實現。例如,將32768Hz的振盪信號分頻為1HZ的分頻倍數為32768( ),即實現該分頻功能的計數器相當於15級2進制計數器。

5.1.4振盪器電路
利用555定時器組成的多諧振盪器接通電源後,電容C1被充電,當電壓上升到一定數值時裡面集成的三極體導通,然後通過電阻和三極體放電,不斷的充放電從而產生一定周期的脈沖,通過改變電路上器件的值可以微調脈沖周期。

5.1.5數字時鍾的計數顯示控制
在設計中,我們使用的是74**160十進制計數器,來實現計數的功能,實驗中主要用到了160的置數清零功能(特點:消耗一個時鍾脈沖),清零功能(特點:不耗時鍾脈沖),在上級160控制下級160時候通過組合電路(主要利用與非門)實現,在連接電路的時候要注意並且強調使能端的連接,其將影響到整一個電路的是否工作。

電路的控制原理如下:
秒鍾由個位向十位進位:0000—0001—0010—0011—0100—0101—0110—0111—1000—1001實現個位的計數,採用的是置數的方式(利用RCO埠),當電路計數到1001的時候採用一個二輸入與非門接上級輸入的高位和低位輸出作為下級的信號,實現了秒區的個位和十位的顯示與控制。設計中注意到接的是一個與非門而不是與門,目標在產生一個時鍾脈沖。實現正確的顯示。
由秒區向分區的顯示控制:
基本原理同上,在秒區十位向時區個位顯示的時:0000—0001—0010—0011—0100—0101產生了六個脈沖的時候向下級輸出一個時鍾脈沖,利用的還是與非門,目標仍是實現正確的計時顯示。
分區的顯示及整體電路反饋清零:
當數值顯示達到:23:59的時候要實現清零的工作,採用CLR清零的方式反饋清零。具體設計接出控制端的9,5,3,2用十六進製表示後高電平對應引腳接與非,將非門輸出信號的值反饋給各個160晶元的清零端(CLR)既可以實現清零了。

5.2 校時功能的實現
當重新接通電源或走時出現誤差時都需要對時間進行校正.通常,校正時間的方法是:首先截斷正常的計數通路,然後再進行人工出觸發計數或將頻率較高的方波信號加到需要校正的計數單元的輸入端,校正好後,再轉入正常計時狀態即可.
根據要求,數字鍾應具有分校正功能,因此,應截斷分個位的直接計數通路,並採用正常計時信號與校正信號可以隨時切換的電路接入其中.
在實驗實現過程中使用的是通過開關(普通開關)來實現高低電平的切換,手動賦予需要的高低電平來實現脈沖的供給,將脈沖提供到所需要的輸入(CLK)埠,實現校時,模擬過程中能夠正常校時並且在校時的時候達到了預定的效果;而在我們進入實際電路連接的時候,利用開關(手控導線點觸實現)來實現校時再不像模擬那樣的精確了,原因分析是由於使用的是普通的開關同時利用的是手動的對CLK埠賦予脈沖信號,在實現手動生成脈沖信號的過程中產生了擾動,即相當於產生了多個的脈沖信號對需要的數碼管進行校時,如此,並沒有達到模擬的精確效果,但是在實驗中通過改進電路的校時方式,不是用手觸開關產生脈沖信號(如若需用手觸則需要使用一個鎖存器實現去抖動,才能夠在脈沖生成時候不產生干擾的脈沖,實現正常的校時),而是使用信號發生器實現信號的提供,對需要校時的數碼管在相對應的CLK埠提供脈沖信號實現校時,利用此方式實現校時則比手觸開關方式效果要好。

5.3 報時的實現
報時功能的實現原理較為簡單,即對所需要報時的輸出量進行控制,並對控制產生的信號作為LED顯示的信號源,電路連接中要注意到的是在實現LED顯示的時候最好連接上一個保護電阻對LED燈器到保護的作用。例如我們的校時時間是 23:59,0010—0011—0101—1001;利用相應的門電路實現滿足埠輸出是上述條件的時候進行報時即可。

6、系統模擬與調試

7、結論
學貴以致用,通過幾天的數字鍾設計過程,將從書本上學到的知識應用於實踐,學會了初步的電子電路模擬設計,雖然過程中遇到了一些困難,但是在解決這些問題的過程無疑也是對自己自身專業素質的一種提高。當最終調試成功的時候也是對自己的一種肯定。在當前金融危機大的社會背景下,能夠增加自身砝碼的不僅僅是一紙文憑證書,更為重要的是畢業生是否能夠適應社會大潮流的需要,契合企業的要求即又較硬的動手操作及設計能力。此次的設計作業不僅增強了自己在專業設計方面的信心,鼓舞了自己,更是一次興趣的培養,為自己以後的學習方向的明確了重點。
另外在這次實驗中我們遇到了不少的問題針對不同的問題我們採取不同的解決方法,最終一一解決設計中遇到的問題。還有在實驗設計中我們曾遇到多塊晶元以及數碼管損壞的情況造成了數字鍾的顯示沒有達到預期的效果,或是根本不顯示,通過錯誤排除最終確認是元件問題,並向老師咨詢跟換元件最終的到解決。在我們曾經遇到不懂的問題時,利用網上的資源,搜索查找得到需要的信息。

F. 急求上課打鈴自動報時電路,不能使用單片機

這難度很大啊,首先怎麼定時計時就是問題,如果不使用單片機而使用數字邏輯晶元,那規模可不小!並且還要設置一系列的打鈴時間……恐怖啊!

G. 基於8051單片機的自動打鈴系統系統的 proteus模擬

H. 自動打鈴器設計---數電課程設計(高分懸賞!!!)

呃、沒有啊、我也要呢

I. 跪求數字電路課程設計《自動打鈴器》

樓主你有點天真,這樣的問題沒有上百分不可能有人給你做,除非人家以前做過,有現成的還差不多!
課程設計還是自己動手風衣足食吧。

熱點內容
武漢大學學生會輔導員寄語 發布:2021-03-16 21:44:16 瀏覽:612
七年級學生作文輔導學案 發布:2021-03-16 21:42:09 瀏覽:1
不屑弟高考成績 發布:2021-03-16 21:40:59 瀏覽:754
大學畢業證會有成績單 發布:2021-03-16 21:40:07 瀏覽:756
2017信陽學院輔導員招聘名單 發布:2021-03-16 21:40:02 瀏覽:800
查詢重慶2018中考成績查詢 發布:2021-03-16 21:39:58 瀏覽:21
結業考試成績怎麼查詢 發布:2021-03-16 21:28:40 瀏覽:679
14中醫醫師資格筆試考試成績查分 發布:2021-03-16 21:28:39 瀏覽:655
名著賞析課程標准 發布:2021-03-16 21:27:57 瀏覽:881
北京大學商業領袖高端培訓課程 發布:2021-03-16 21:27:41 瀏覽:919